骆垚没有想通。
吴天明和王野这两人算是比一般人都要聪明了,为什么连IP核这种东西都不懂。
骆垚看了下时间,九点四十五。
宿舍是十点半熄灯,他需要留十分钟洗漱时间。
“我现在有半个小时时间,如果你们愿意的话,现在可以跟你们讲。”
听到骆垚愿意给他们讲课,王野和吴天明连忙跑去拿上了笔记本和电脑。
“IP核是一种可以预先设计和验证的功能块,需要使用时,可以被集成到不同的数字电路或系统中去。”
“这我知道,就跟土豆一样,属于万能菜,红烧可以用它,下火锅也可以用它,蒸、炒、煮、炸、煎、炖都可以。”王野一拍大腿地说道。
骆垚虽然觉得王野举的例子离谱,但也不得不承认他说得确实如此。
可要骆垚把IP核看作是土豆,他总觉得别扭。
“其实设计IP核很简单,就是基于需求,设计IP核的架构和逻辑,这里面包含了功能模块、信号流程和状态机等。”
“比如要设计一个用于电脑的监控器IP核,你们会怎么操作?”
王野没有想到骆垚还会突如其来的发问,他想了想说:“额,下载个企鹅管家,研究下功能?”
吴天明哭笑不得,说:“伱就算把企鹅管家拆了,也不行啊。”
“我会先集成CPU使用率、内存使用情况和温度传感器模块,以获取相关数据。”吴天明说完王野后认真地回答。
“这个思路没错,但没有用上状态机。”
“在架构上你需要计一个有限状态机来收集CPU使用率这些你需要参数,否则你所得到的数据都不是实时的。”
“然后这些数据就可以通过配置通信接口发送到外部设备上。”
“这就是简单的架构。做研发,架构是最重要的。”
“设CPU使用率、内存和温度传感器为子模块,那么我们现在就可以得出:”
【entity Monitor is
Port ( clk : in STD_LOGIC;
reset : in STD_LOGIC;
cpu_usage : in STD_LOGIC_VECTOR (7 downto 0);
memory_usage : in STD_LOGIC_VECTOR (7
本章未完,请点击下一页继续阅读!